PLL: Yes, 주목적: SONET/SDH, 입력: CML, CMOS, LVDS, LVPECL, 산출: CMOS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 3:2,
PLL: Yes, 주목적: Stratum, 입력: Clock, 산출: CMOS, 회로 수: 1, 비율-입력 : 출력: 2:12,
PLL: Yes, 주목적: Ethernet, Telecom, 입력: LVCMOS, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 6:3,
PLL: Yes, 주목적: SONET/SDH, Stratum, 입력: LVCMOS, 산출: LVCMOS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 11:13,
PLL: Yes, 주목적: Ethernet, SONET/SDH, 입력: Clock, 산출: LVCMOS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 4:12,
PLL: Yes, 주목적: SONET/SDH, Telecom, 입력: LVCMOS, 산출: LVCMOS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 11:12,
PLL: Yes, 주목적: Ethernet, Fibre Channel, PCI Express (PCIe), SONET/SDH, 입력: LVCMOS, LVTTL, Crystal, 산출: LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 3:10,
PLL: Yes, 주목적: Ethernet, PCI Express (PCIe), 입력: Clock, Crystal, 산출: HCSL, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:5,
PLL: Yes, 주목적: Ethernet, Memory, PCI Express (PCIe), 입력: LVCMOS, LVTTL, Crystal, 산출: LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 3:10,
PLL: Yes, 주목적: Ethernet, SONET/SDH, 입력: Clock, 산출: HCSL, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 4:20,
PLL: Yes, 주목적: Ethernet, Fibre Channel, PCI Express (PCIe), SONET/SDH, 입력: LVCMOS, LVPECL, Crystal, 산출: LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 3:10,
PLL: Yes, 주목적: 3G, Ethernet, SONET/SDH, 입력: LVCMOS, LVDS, LVPECL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 2:2,
PLL: Yes, 주목적: Ethernet, SONET/SDH, Stratum, Telecom, 입력: Clock, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 6:4,
PLL: Yes, 주목적: Fibre Channel, PCI Express (PCIe), SONET/SDH, 입력: Clock, 산출: LVCMOS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:6,
PLL: Yes, 주목적: Ethernet, Stratum, 입력: Clock, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 11:8,
PLL: Yes, 주목적: Ethernet, SONET/SDH/PDH, Telecom, 입력: LVCMOS, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 11:9,
PLL: Yes, 주목적: Ethernet, 입력: LVCMOS, Crystal, 산출: LVCMOS, LVDS, 회로 수: 1, 비율-입력 : 출력: 1:8,
PLL: Yes, 주목적: SONET/SDH, Stratum, 입력: Clock, 산출: CMOS, LVDS, 회로 수: 1, 비율-입력 : 출력: 2:12,
PLL: Yes, 주목적: Ethernet, 입력: LVCMOS, Crystal, 산출: LVCMOS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: Yes, 주목적: Telecom, 입력: LVCMOS, Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: Yes, 주목적: POTS Line Card, 입력: Clock, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 1:5,
PLL: Yes, 주목적: Ethernet, Fibre Channel, 입력: LVCMOS, Crystal, 산출: LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:3,
PLL: Yes, 주목적: 3G, Ethernet, SONET/SDH, 입력: LVCMOS, LVDS, LVPECL, 산출: LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:2,