PLL: Yes, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 1:4,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 1:3,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 1:4,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: Crystal, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: Yes, 주목적: Ethernet, 입력: Crystal, 산출: LVPECL, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: Yes, 주목적: Ethernet, PCI Express (PCIe), sRIO, 입력: LVCMOS, LVTTL, Crystal, 산출: HCSL, LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:12,
PLL: No, 주목적: PCI Express (PCIe), 입력: Crystal, 산출: LVDS,
PLL: Yes, 주목적: Cavium Processor, 입력: HCSL, LVCMOS, LVDS, LVHSTL, LVPECL, LVTTL, SSTL, Crystal, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:6,
PLL: Yes, 주목적: Ethernet, PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, M-LVDS, 산출: LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: Crystal, 산출: HCSL, 회로 수: 1, 비율-입력 : 출력: 1:4,
PLL: Yes, 주목적: Ethernet, 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: Yes, 주목적: Cavium Processor, 입력: LVCMOS, LVDS, LVPECL, LVTTL, SSTL, Crystal, 산출: LVCMOS, LVPECL, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:7,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, Crystal, 산출: HCSL, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 1:5,
PLL: Yes, 주목적: Ethernet, 입력: Crystal, 산출: HSTL, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: No, 주목적: Ethernet, SONET/SDH, 입력: Clock, Crystal, 산출: LVDS, LVPECL,
PLL: Yes, 주목적: Ethernet, SONET/SDH, Stratum, T1/E1/OC3, 입력: Clock, 산출: CMOS, LVDS, TTL, 회로 수: 1, 비율-입력 : 출력: 2:12,
PLL: Yes, 주목적: Ethernet, SONET/SDH, Stratum, 입력: CMOS, LVDS, PECL, 산출: CMOS, LVDS, PECL, 회로 수: 1, 비율-입력 : 출력: 3:2,
PLL: Yes, 주목적: Wireless Infrastructure Application, 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Crystal, 산출: LVPECL, 회로 수: 1, 비율-입력 : 출력: 3:9,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: LVCMOS, LVTTL, Crystal, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:5,