PLL: Yes, 주목적: RF instrumentation systems, Wireless base stations, 입력: Clock, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: Yes, 주목적: SONET/SDH, RF instrumentation systems, Wireless base stations, 입력: Clock, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: No, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 2:1,
PLL: No, 주목적: MOST®, 입력: Crystal, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: Clock, Crystal, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 1:4,
PLL: Yes, 주목적: Ethernet, PCI Express (PCIe), 입력: Clock, Crystal, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: No, 주목적: PCI Express (PCIe), 입력: HCSL, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: No, 주목적: PCI Express (PCIe), 입력: HCSL, LVDS, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: No, 주목적: PCI Express (PCIe), 입력: HCSL, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 2:1,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: Clock, Crystal, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: Yes, 주목적: Memory, DDR2, 입력: Clock, 산출: Clock, 회로 수: 1, 비율-입력 : 출력: 1:1,
PLL: Yes, 주목적: PCI Express (PCIe), 입력: Clock, Crystal, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: Yes, 주목적: Ethernet, PCI Express (PCIe), 입력: Clock, Crystal, 산출: HCSL, LVDS, 회로 수: 1, 비율-입력 : 출력: 1:4,