PLL: Yes with Bypass, 입력: HCSL, LVDS, LVHSTL, LVPECL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 5:4,
PLL: Yes with Bypass, 회로 수: 1,
PLL: Yes with Bypass, 입력: HCSL, LVDS, LVHSTL, LVPECL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 9:8,
PLL: Yes with Bypass, 입력: HCSL, LVDS, LVHSTL, LVPECL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 7:6,
PLL: Yes with Bypass, 입력: HCSL, LVCMOS, LVDS, LVHSTL, LVPECL, LVTTL, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 5:4,
PLL: Yes with Bypass, 입력: HCSL, LVDS, LVHSTL, LVPECL, Crystal, 산출: LVPECL, 회로 수: 1, 비율-입력 : 출력: 3:2,
유형: Clock Generator, Fanout Distribution, Multiplexer, PLL: Yes with Bypass, 입력: LVCMOS, LVTTL, Crystal, 산출: HCSL, LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:5,
PLL: Yes with Bypass, 입력: Crystal, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: Yes with Bypass, 입력: HCSL, LVDS, LVHSTL, LVPECL, Crystal, 산출: LVDS, 회로 수: 1, 비율-입력 : 출력: 3:2,
유형: Clock Generator, PLL: Yes with Bypass, 입력: LVCMOS, LVTTL, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:12,
유형: PLL Clock Driver, PLL: Yes with Bypass, 입력: HCSL, LVDS, LVHSTL, LVPECL, SSTL, 산출: LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:5,
유형: Zero Delay Buffer, PLL: Yes with Bypass, 입력: HCSL, LVCMOS, LVDS, LVHSTL, LVPECL, LVTTL, SSTL, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:9,
유형: Multiplier, Zero Delay Buffer, PLL: Yes with Bypass, 입력: LVCMOS, LVTTL, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 1:11,
유형: Clock Generator, PLL: No, 입력: CML, LVCMOS, LVPECL, LVTTL, SSTL, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 3:15,
유형: Clock Multiplier, PLL: Yes with Bypass, 입력: LVCMOS, LVTTL, Crystal, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 2:9,
유형: Clock Generator, PLL: No, 입력: LVCMOS, LVTTL, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 2:10,
유형: Clock Generator, PLL: No, 입력: CML, LVPECL, SSTL, 산출: LVCMOS, LVTTL, 회로 수: 1, 비율-입력 : 출력: 1:10,