PLL: Yes, 주목적: Ethernet, Fibre Channel, PCI Express (PCIe), Telecom, 입력: CML, CMOS, HCSL, HSCL, HSTL, LVDS, LVPECL, SSTL, Crystal, 산출: HCSL, HSTL, LVCMOS, LVDS, LVPECL, SSTL, 회로 수: 1, 비율-입력 : 출력: 2:4,
PLL: Yes, 주목적: Ethernet (WAN), SONET/SDH/STM, Video, 입력: Clock, 산출: CML, CMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:2,
PLL: Yes, 주목적: Ethernet, SONET/SDH, ATM applications, 입력: Clock, 산출: CML, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: No, 주목적: Ethernet, SONET/SDH/PDH, Telecom, 입력: CML, CMOS, LVDS, LVPECL, 산출: CML, CMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:2,
PLL: Yes, 주목적: 3G, Ethernet, PCI, SONET/SDH, Wireless systems, 입력: Clock, 산출: CML, CMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 2:2,
PLL: Yes, 주목적: SONET/SDH, ATM applications, 입력: Clock, 산출: CML, 회로 수: 1, 비율-입력 : 출력: 1:2,