PLL: Yes with Bypass, 입력: Clock, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:9,
유형: Clock Generator, Jitter Attenuator, PLL: Yes, 입력: Clock, 산출: CML, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 8:8,
PLL: Yes, 입력: LVCMOS, LVDS, LVPECL, Crystal, 산출: CML, HCSL, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 4:4,
PLL: Yes, 입력: LVCMOS, LVDS, LVPECL, Crystal, 산출: CML, HCSL, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 5:2,
PLL: Yes, 입력: Clock, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:5,
유형: Clock Generator, PLL: Yes, 입력: Clock, Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 2:8,
PLL: Yes with Bypass, 입력: Clock, Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:2,
유형: Clock Generator, PLL: Yes, 입력: Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:8,
PLL: Yes with Bypass, 입력: Clock, 산출: SSTL-2, 회로 수: 1, 비율-입력 : 출력: 1:10,
PLL: Yes with Bypass, 입력: Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:24,
PLL: Yes with Bypass, 입력: Clock, Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:11,
PLL: Yes, 입력: Clock, Crystal, 산출: HCSL, 회로 수: 1, 비율-입력 : 출력: 1:2,
PLL: Yes, 입력: LVCMOS, 산출: RSL, 회로 수: 1, 비율-입력 : 출력: 1:1,
유형: Clock Generator, PLL: Yes, 입력: Crystal, 산출: LVCMOS, 회로 수: 2, 비율-입력 : 출력: 1:8,
유형: Clock Generator, Jitter Attenuator, PLL: Yes, 입력: Clock, 산출: CML, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 4:4,
PLL: Yes, 입력: Clock, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:4,
PLL: Yes with Bypass, 입력: Clock, Crystal, 산출: HCSL, 회로 수: 1, 비율-입력 : 출력: 1:6,
PLL: Yes, 입력: LVCMOS, LVDS, LVPECL, Crystal, 산출: CML, HCSL, LVCMOS, LVDS, LVPECL, 회로 수: 1, 비율-입력 : 출력: 5:10,
유형: Clock Generator, PLL: Yes, 입력: Crystal, 산출: LVCMOS, 회로 수: 2, 비율-입력 : 출력: 1:3,
PLL: Yes with Bypass, 입력: Clock, Crystal, 산출: LVCMOS, 회로 수: 1, 비율-입력 : 출력: 1:5,